马上注册,结交更多好友,享用更多功能。
您需要 登录 才可以下载或查看,没有帐号?注册
x
11. DBI[3:0]# I/O Data Bus Inversion(数据总线倒置)+ X' N' o& B5 `+ w4 `! a# O
n8 Z* O$ F. i) o3 Q& Y4 y) j" i0 b; C
这些信号主要用于指示数据总线的极性,当数据总在线的数据反向时,这些信号应为Low.这四个信号每个各负责16个数据总线,见下表: @/ k: U# T# `0 {9 L- R* |: m
12. DBSY# I/O Data Bus Busy(数据总线忙)
0 o/ S1 X5 u+ }3 j2 b' D n
. k1 ]$ J. {* @( U( q1 Q- |# e5 k- g当总线拥有者在使用总线时,会驱动DBSY#为Low表示总线在忙.当DBSY#为High时,数据总线被释放." u) A, E" |& d9 F2 x! R! u
13. DP[3:0]# I/O Data Parity(数据奇偶校验)
" `: `/ }, I+ G$ m& b# m n6 a* s+ Z- C0 v7 P" @
这四个信号主要用于对数据总在线的数据进行奇偶校验.* e8 L1 o$ P7 H. o5 b+ [
14. DRDY# I/O Data Ready(数据准备) K, u# V; ^2 W
n8 ]. I, r8 o9 w$ s
当DRDY#为Low时,指示当前数据总在线的数据是有效的,若为High时,则总在线的数据为无效.- o! }# d7 ?! v( |
15. DSTBN[3:0]# I/O Data Strobe; u' H, J |5 j9 f1 L# m0 L* Y) U
Data strobe used to latch in D[63:0]#n :
) L) ^+ l& ?' Z4 f16. DSTBP[3:0]# I/O Data Strobe
! D0 Z' \5 W" z+ p- B$ F Data strobe used to latch inn D[63:0]# :
3 f4 m. g5 F3 d3 x, j" E# d17. FERR# O Floating Point Error(浮点错误)' K( o: U' E8 `( _9 I4 I' L, m
n
, x+ l* g/ G2 I这个信号为一CPU输出至ICH(南桥)的信号.当CPU内部浮点运算器发生一个不可遮蔽的浮点运算错误时,FERR#被CPU驱动为Low.! T/ a! S- e6 ^5 B' J
18. GTLREF I GTL Reference(GTL参考电压)
6 \/ j$ W( ?- Q2 @; e, U 这个信号用于设定GTLn Bus的参考电压,这个信号一般被设为Vcc电压的三分之二.
: U D2 {7 k9 O" p& w# F19. IGNNE# I Ignore Numeric Error(忽略数值错误)
% n- ?# L4 w9 w* `( @ n
- c) U. a7 l. n3 Q: s8 h+ g/ v这个信号为一ICH输出至CPU的信号.当CPU出现浮点运算错误时需要此信号响应CPU.IGNNE#为Low时,CPU会忽略任何已发生但尚未处理的不可遮蔽的浮点运算错误.但若IGNNE#为High时,又有错误存在时,若下一个浮点指令是FINIT、FCLEX、FSAVE等浮点指令中之一时,CPU会继续执行这个浮点指令但若指令不是上述指令时CPU会停止执行而等待外部中断来处理这个错误.- E. a7 N' @% r. y9 r5 g. J
20. INIT# I Initialization(初始化)
( o/ S" p4 R8 S( C7 u$ U n
9 q; t' L% S+ A& q0 o这个信号为一由ICH输出至CPU的信号,与Reset功能上非常类似,但与Reset不同的是CPU内部L1 Cache和浮点运算操作状态并没被无效化.但TLB(地址转换参考缓存器)与BTB(分歧地址缓存器)内数据则被无效化了.INIT#另一点与Reset不同的是CPU必须等到在指令与指令之间的空档才会被确认,而使CPU进入启始状态.$ p9 u9 I6 \0 x) }. v4 r
3 a% h6 M) v- r% {0 V$ r
|