今天有突破,对着线路结合DDR引脚定义,我搞清楚这个就是给内存提供时钟的IC(主时钟UT780009),引脚定义大体如下:' B ]7 x% f' M+ w
% f, J, A( {7 p, _. @, S, c* G. c1 clock 1 #* ] _, |% Y' s
2 clock 1
[% E. F: t$ K4 L! |; c) b0 o3 2.5v) {) ~5 s, d8 y# U) p+ C# T) g
4 clock 0
. H1 B f' p$ L ?( t9 E" l5 clock 0 #
; i8 ]7 i4 N: F5 n o, M. l6 ,11,15,28 | (地)
* O6 z$ e) G" T" ? z( e0 p7 spd clock
+ b6 C, ]8 C& @' V9 Z$ V d0 P; ?8 &" O; {- c! F. ?4 T
10 2.5v- E i" u4 D" ]8 o
12 2.5v
* i4 y' A- e0 y; c% Q6 U13 clock 2
5 R0 `& i2 f* z14 clock 2 # 9, 16,17,18,21,24,25,26,27 nc) \+ r' s8 v3 `& B7 K
22 spd date9 @& K0 Q' o1 \$ A- }0 j& ?) v2 q
23 2.5v3 I8 ^4 h( O5 k
8 T4 c7 S' j3 B2 E
希望大家可以提供点芯片资料,6 W. [2 L& \ B
# ]& |- ?+ C; Z, w+ F[ 本帖最后由 我时代 于 2007-8-1 19:06 编辑 ] |